J-BERT N4903B 高性能串行 BERT 為嵌入式時(shí)鐘設(shè)備和正向時(shí)鐘設(shè)備提供最完整的抖動(dòng)容限測(cè)試。
當(dāng)研發(fā)和驗(yàn)證團(tuán)隊(duì)需要對(duì)包含 7 Gb/s 或 12.5 Gb/s 串行 I/O 端口的芯片和收發(fā)信機(jī)模塊進(jìn)行表征和強(qiáng)化測(cè)試時(shí),它是的選擇。它可以表征接收機(jī)的抖動(dòng)容限,并可檢查與當(dāng)前的串行總線標(biāo)準(zhǔn)的一致性,例如:
- PCI Express® 查看測(cè)量解決方案實(shí)例:PCIe 3.0 接收機(jī)測(cè)試
- SATA/SAS
- DisplayPort
- 超高速 USB
- 光纖通道
- QPI
- 存儲(chǔ)器總線,例如全緩沖 DIMM2
- 背板,例如 CEI
- 10 GbE/ XAUI
- XFP/XFI、SFP+
J-BERT N4903B 的抖動(dòng)設(shè)置屏幕 | 自動(dòng)抖動(dòng)容限表征 |
---|---|
快速眼圖和模板測(cè)試 | RJ/DJ 分離的 BERT 掃描 |
J-BERT N4903B 的主要優(yōu)勢(shì):
使用具有極低抖動(dòng)和極短跳變時(shí)間的碼型發(fā)生器生成干凈信號(hào),實(shí)現(xiàn)精確表征。經(jīng)過(guò)校準(zhǔn)的內(nèi)置抖動(dòng)源使您可以對(duì)接收機(jī)進(jìn)行精確的抖動(dòng)容限測(cè)試。
J-BERT N4903B 是為與串行總線標(biāo)準(zhǔn)實(shí)現(xiàn)匹配而設(shè)計(jì)的,具有差分 I/O、在大多數(shù)輸出上可變的電壓電平、內(nèi)置的抖動(dòng)和 ISI 功能、碼型序列發(fā)生器、參考時(shí)鐘輸出、可調(diào)諧 CDR、碼型捕獲和比特恢復(fù)模式,可對(duì)無(wú)時(shí)鐘和不確定的碼型進(jìn)行分析,因此可以顯著簡(jiǎn)化測(cè)試設(shè)置。
使用 J-BERT 的自動(dòng)抖動(dòng)容限測(cè)試和快速總體抖動(dòng)測(cè)量,可以更快地執(zhí)行測(cè)試。
J-BERT N4903B 是一項(xiàng)長(zhǎng)期投資,它可以根據(jù)當(dāng)前的測(cè)試和預(yù)算要求進(jìn)行配置,還可以從 N4903A 進(jìn)行升級(jí),并在以后測(cè)試需求變化時(shí)對(duì)所有的選件和全速器件進(jìn)行改型。
PCIe 是 PCI-SIG 的商標(biāo),PCI Express 是 PCI-SIG 的注冊(cè)商標(biāo)
- 碼型發(fā)生器和誤碼檢測(cè)器的數(shù)據(jù)速率為150 Mb/s 至 7 Gb/s 或 150 Mb/s 至 12.5 Gb/s
- >0.5 UI 經(jīng)校準(zhǔn)、綜合一致的抖動(dòng)注入:RJ、RJ-LF、RJ-HF、PJ1、PJ2、SJ、BUJ、ISI、正弦干擾、SSC 和剩余 SSC
- 出色的信號(hào)性能和靈敏度
- 內(nèi)置時(shí)鐘數(shù)據(jù)恢復(fù)功能和可調(diào)節(jié)、一致的環(huán)路帶寬
- 用于正向時(shí)鐘設(shè)備的半速率時(shí)鐘和可變占空比
- 可測(cè)量 BER、BERT 掃描、RJ/DJ 分離的 TJ、眼圖、眼圖模板、BER 輪廓、自動(dòng)抖動(dòng)容限,并可捕獲碼型
- 使用 60 種模塊碼型序列發(fā)生器產(chǎn)生 PRBS 和碼型
- 所有選件都可以從 N4903A 進(jìn)行改型和升級(jí)