模塊上系統(tǒng)基于飛思卡爾MCF5484 單片機(jī)內(nèi)含V4e core 運(yùn)行于200 MHz,自帶2路快速以太網(wǎng)控制器、PHY、4路UART、2路CAN、SPI、I²C和高達(dá)128MB 32-bit DDR-SDRAM 和 64MB Flash。ECUcore-5484模塊
針對(duì)需要高度嵌入式計(jì)算能力的應(yīng)用,單板計(jì)算機(jī)模塊 ECUcore - 5484 內(nèi)含快速CPU,高性能內(nèi)存布局和各種通信接口。該款單板計(jì)算機(jī)機(jī)模塊尺寸僅有40mm x 70mm,配備了兩個(gè) CAN2.0B 接口,4個(gè)UART和2個(gè)10/100Mbps快速以太網(wǎng)接口。它主要應(yīng)用于高速數(shù)據(jù)采集和實(shí)時(shí)通信項(xiàng)目,如 PLC 應(yīng)用或以太網(wǎng)POWERLINK。該款單板計(jì)算機(jī)模塊 ECUcore - 5484 預(yù)編入 Linux 操作系統(tǒng)。ECUcore-5484模塊
ECUcore-5484 - 是一款即插即用32位嵌入式單板計(jì)算機(jī)模塊含飛思卡爾 MCF5484 處理器
單板計(jì)算機(jī)模塊 ECUcore - 5484 是一個(gè)非常緊湊的,即插即用的,高性能的單板計(jì)算機(jī)分裝模塊,基于32位飛思卡爾 MCF5484 單片機(jī)。
對(duì)于性能的設(shè)計(jì),單板計(jì)算機(jī)模塊集成所有高速組件到一個(gè)非常緊湊,低 EMI 多層印刷電路板上。目標(biāo)特定的基板含有較慢時(shí)鐘控制的外圍設(shè)備,因此可以在PCB設(shè)計(jì)方面保持“簡(jiǎn)單”和重要性較低。嵌入式模塊有一個(gè)3.3V的單電壓電源,和一個(gè)數(shù)字 I/O 擴(kuò)展接口連接定制外設(shè)。
單板計(jì)算機(jī)模塊 ECUcore - 5484 具有強(qiáng)大的板上 CPLD(復(fù)雜可編程邏輯器件)(MACH XO 640) 或 FPGA (ECP2-6 / ECP2-20)。它可實(shí)現(xiàn)基本數(shù)字輸入和輸出線(xiàn)路以及實(shí)現(xiàn)高度復(fù)雜的外設(shè)。除了基本的 I/O,CPLD 的標(biāo)準(zhǔn)版以及 FPGA 還包含一個(gè)可自由配置的高速計(jì)數(shù)器和一個(gè)非常強(qiáng)大的 PWM/PTO 器件。CPLD和FPGA 的 VHDL 源代碼和 Linux I/O 驅(qū)動(dòng)的C源代碼,都含在驅(qū)動(dòng)程序開(kāi)發(fā)工具包(DDK)中。單板計(jì)算機(jī)模塊的板載 CPLD 提供靈活的方法使 I/O 配置滿(mǎn)足具體要求。因此,過(guò)程數(shù)據(jù)預(yù)處理的專(zhuān)有算法可以“外包”給硬件層。除了內(nèi)存所映射的接口,DDK 還支持使用標(biāo)準(zhǔn) I/O 擴(kuò)展總線(xiàn),如 I2C 和 SPI。因此,用戶(hù)能夠自由和輕松地使 I/O 配置滿(mǎn)足各種應(yīng)用要求。
由于有了增強(qiáng)的固件,相同的硬件模塊也可用作基于 Linux 的硬 PLC 應(yīng)用于 OEM 應(yīng)用項(xiàng)目。這種所謂的 SYS TEC PLC 核心模塊 - PLCcore - 5484 支持 C / C + +,也支持符合 IEC 61131-3 標(biāo)準(zhǔn)的文本和圖形的編程方法。
特性: