描述
AFE5851為模擬前端定位,其中功率和集成的水平是關(guān)鍵的應(yīng)用。該器件包含16個可變增益放大器(VGA),后面跟著一個八進(jìn)制高速(高達(dá)65 MSPS)模擬到數(shù)字轉(zhuǎn)換器(ADC)。
每16個單端輸入緩沖,接受多達(dá)1VPP輸入擺幅,其后面是從-5dB到31分貝增益范圍VGA。 VGA增益是數(shù)字控制的,并隨時間變化的增益曲線可以被存儲在存儲器中,使用串行接口的設(shè)備內(nèi)集成。
(在7.5,10或14MHz帶衰減3dB)的可選擇的夾緊和抗混疊低通濾波器也被集成在VGA和ADC每個通道之間。在VGA /抗混疊濾波器的輸出是差分(限2 VPP)和驅(qū)動器,在兩條的VGA之間共享,以優(yōu)化功耗板上12位65MSPS的ADC。在交替的時鐘周期,每個VGA輸出進(jìn)行采樣,使有效采樣頻率為輸入時鐘速率的一半。該ADC還按比例降低其功耗要更低的采樣率進(jìn)行選擇。
該ADC輸出在LVDS被序列化流進(jìn)一步降低功耗和電路板面積。該AFE5851是采用64引腳QFN封裝(9x9mm2),并在整個工業(yè)溫度范圍(-40°C至85°C)
特性
Ø 16可變增益放大器(VGA)
Ø 16個單端輸入緩沖帶1VPP擺幅
Ø 5.5nV/√Hz的VCA輸入噪聲(31分貝增益)。
Ø 可變增益-5dB到31分貝隨著0.125分貝步驟
Ø 數(shù)字增益控制
Ø 3階抗混疊濾波器具有可編程截止頻率(7.5,10和14兆赫)。
Ø 模擬數(shù)字轉(zhuǎn)換器(ADC)
Ø 八通道12位,65 MSPS
Ø 32.5 MSPS每個輸入通道
Ø 2 VGA輸出交替每個ADC采樣
Ø 內(nèi)部和外部引用支持
Ø 無需外部解耦所需的引用
Ø 串行LVDS輸出
Ø 1.8V和3.3V電源
Ø 每通道39 mW的總功率達(dá)到325 MSPS
Ø 64 QFN封裝(9毫米×9毫米)