描述
CDCM61004是一款多用途,低抖動的頻率能產(chǎn)生四個低抖動時鐘輸出,低電壓正射極耦合邏輯(LVPECL),低電壓差分信號(LVDS),低電壓互補金屬之間進行選擇的合成氧化物半導(dǎo)體(LVCMOS)輸出,從LVCMOS輸入的用于各種有線和數(shù)據(jù)通信應(yīng)用中的低頻晶體。該CDCM61004帶有板載PLL,可以僅通過控制引腳可輕松配置。整體輸出隨機抖動性能低于1皮秒,RMS(從10 kHz至20 MHz)的,使得該設(shè)備的選擇為要求苛刻的應(yīng)用,如SONET,以太網(wǎng),光纖通道和SAN的使用。該CDCM61004是小尺寸,32引腳,5毫米×5毫米VQFN封裝。
CDCM61004是一個高性能,低相位噪聲,集成的壓控振蕩器(VCO)的時鐘合成器,具有可配置為LVPECL,LVDS或LVCMOS兼容四個通用輸出緩沖器。每個通用輸出也可以轉(zhuǎn)換兩個LVCMOS輸出。此外,一個LVCMOS旁路輸出時鐘是在一個輸出配置可以與晶體加載有助于實現(xiàn)精確的所希望的輸入頻率可用。它有一個集成的,在操作低噪聲,LC-VCO基礎(chǔ)
1.75 GHz到2.05 GHz范圍內(nèi)。
該器件采用3.3V電源環(huán)境下運行,并且特點是工作在-40°C至85°C。
特性
Ø 一個水晶/ LVCMOS參考輸入包括24.8832兆赫,25兆赫和26.5625兆赫
Ø 輸入頻率范圍:21.875 MHz至28.47兆赫
Ø 片內(nèi)VCO工作于頻率范圍:1.75 GHz到2.05 GHz的
Ø 支持常見的LVPECL / LVDS輸出
Ø 內(nèi)部PLL環(huán)路帶寬400千赫
Ø 高性能PLL核心
Ø 相位噪聲通常在-146 dBc / Hz為在
Ø 5 MHz的偏移量為625 MHz的LVPECL輸出
Ø 隨機抖動通常在0.509 PS,RMS(10千赫至20兆赫)為625兆赫的LVPECL輸出
Ø 輸出占空比校正到50%(±5%)
Ø 30ps的低輸出偏移的LVPECL輸出
Ø 工業(yè)溫度范圍:-40°C至85°C
Ø 5毫米×5毫米,32引腳VQFN(RHB)封裝
Ø ESD保護超過2千伏(HBM)