概述
ADS5546是一款高性能的14位,190 MSPS A / D轉(zhuǎn)換器。它采用的技術(shù),極大限度地減少了電路板空間提供的功能和性能。使用內(nèi)部采樣保持和低抖動(dòng)時(shí)鐘緩沖器,該ADC支持在高輸入頻率都高信噪比和高SFDR。其特點(diǎn)是可以用來提高SFDR性能在較低的滿量程模擬輸入范圍可編程增益選項(xiàng)。
在緊湊的48引腳QFN封裝,該器件具有全差分LVDS DDR(雙數(shù)據(jù)速率)接口,而并行CMOS輸出,也可以選擇。靈活的輸出時(shí)鐘位置可編程可緩解捕獲和權(quán)衡設(shè)置為保持時(shí)間。在較低的采樣速率,ADC可以以縮小與動(dòng)力性能無損失進(jìn)行操作。 ADS 5546內(nèi)置了一個(gè)基準(zhǔn),同時(shí)消除了傳統(tǒng)參考引腳和關(guān)聯(lián)的外部脫鉤。該器件還支持外部基準(zhǔn)模式。
工業(yè)溫度范圍(-40°C至85°C)
特征
Ø 采樣率:190 MSPS
Ø 14位分辨率
Ø 無漏碼
Ø 總功耗1.1W
Ø 內(nèi)部采樣和保存
Ø 73.2-dBFS的SNR在70 MHz的中頻
Ø 87 dBc的SFDR在70-MHz中頻0 dB增益
Ø 雙倍數(shù)據(jù)速率(DDR)LVDS和并行CMOS輸出選項(xiàng)
Ø 可編程增益高達(dá)6分貝SNR / SFDR權(quán)衡在高IF
Ø 在較低的采樣速率低功耗模式
Ø 支持輸入時(shí)鐘幅度下降到400 mVPP的
Ø 時(shí)鐘占空比穩(wěn)定器
Ø 無需外部參考必需的去耦
Ø 內(nèi)部和外部引用支持
Ø 可編程輸出時(shí)鐘位置,以方便數(shù)據(jù)采集
Ø 3.3 V模擬和數(shù)字電源