HPM6450
單核 32 位 RISC-V 處理器:
– 支持 RV32-IMAFDCP 指令集
– DSP 單元,支持 SIMD 和 DSP 指令
– L1 指令緩存和數(shù)據(jù)緩存各 32KB
– 指令本地存儲器 ILM 和數(shù)據(jù)本地存儲器 DLM 各 256KB
內(nèi)置存儲器:
– 共 2 MB 片上 SRAM,包括通用內(nèi)存和 CPU 的本地存儲器
– 4096 位 OTP
– 128 KB BOOT ROM
電源和時鐘:
– 多個片上電源,包括 DCDC 和 LDO
– 低功耗模式,運行模式、等待模式、停止模式、休眠模式和關(guān)機模式
– 24MHz 和 32768Hz 晶體振蕩器
– 5 個 PLL,支持小數(shù)分頻、展頻
外部存儲器接口:
– 2 個串行總線控制器 XPI,支持各類外部串行 Flash 和 PSRAM
– 1 個 DRAM 控制器,支持 8/16/32 位SDRAM 和 LP SDRAM,166 MHz,支持連接外部SRAM或者兼容SRAM訪問接口的器件。
– 2 個 SD/eMMC 控制器,支持SD/SDHC/SDXC,支持 eMMC 5.1
圖形系統(tǒng):
– 支持 24 位 RGB 顯示接口
– 2 個 DVP 攝像頭接口
– 2D 圖形加速單元
– JPEG 編
音頻系統(tǒng):
– 4 個 I2S 接口
– PDM 數(shù)字麥克風(fēng)接口
– 數(shù)字音頻輸出
– 語音檢測模塊
電機系統(tǒng):
– 4 個 PWM 定時器,2.5ns 精度
– 4 個正交編碼器接口和 4 個霍爾接口
定時器:
– 9 組 32 位通用定時器
– 5 個看門狗
– 實時時鐘
通訊接口:
– 17 個 UART、4 個 SPI、4 個 I2C
– 2 個 USB 2.0 OTG,集成 HS-PHY
– 2 個千兆以太網(wǎng)控制器
– 4 個 CAN 控制器,支持 CAN-FD
高性能模擬外設(shè):
– 3 個 12 位 ADC,5MSPS 采樣率
– 1 個 16 位 ADC,2MSPS 采樣率
– 4 個模擬比較器
輸入輸出:
– 195 個 GPIO
– IO 支持 3.3V 和 1.8V
信息安全:
– AES-128/256 加解密引擎,支持ECB,CBC 模式
– SM2,SM3,SM4
– SHA-1/256 哈希模塊
– 真隨機數(shù)發(fā)生器
– NOR Flash 實時解密
HPM6700、6400.pdf
“本頁面中的技術(shù)數(shù)據(jù)內(nèi)容引自先楫半導(dǎo)體網(wǎng)站,并請參考先楫半導(dǎo)體的有關(guān)聲明和指引”。