- PAM4 信號(hào)的數(shù)據(jù)速率為 2 至 32 Gbaud 以及 64 Gbaud
- 內(nèi)置去加重、分析儀均衡和時(shí)鐘恢復(fù)功能
- 整合和校準(zhǔn)過(guò)的抖動(dòng)注入:RJ、PJ1、PJ2、SJ、BUJ 和 clk/2 抖動(dòng)
- 每個(gè)模塊有兩個(gè)碼型發(fā)生器通道,用于仿真干擾源通道
- 8/16/32 GT/s PCI Express® 交互式鏈路訓(xùn)練和 SKP OS 過(guò)濾
- 真正的實(shí)時(shí) PAM4 誤碼檢測(cè),實(shí)現(xiàn)低比特誤碼率
- 算法 PRBS、QPRBS 和基于存儲(chǔ)器的碼型、碼型序列器。PAM4:Gray 編碼、FEC 編碼和預(yù)編碼誤碼分布分析
- 所有選件和模塊均可升級(jí)
從容應(yīng)對(duì)您的下一個(gè)設(shè)計(jì)
Keysight M8040A 是一款高度綜合的比特誤碼率測(cè)試儀(BERT),可用于物理層表征和一致性測(cè)試。它支持 PAM4 和 NRZ 信號(hào)以及高達(dá) 64 Gbaud(相當(dāng)于 128 Gbit/s)的數(shù)據(jù)速率,因此能夠用來(lái)表征物理層上對(duì)常見(jiàn)高速數(shù)字接口標(biāo)準(zhǔn)(例如 400G 以太網(wǎng)、PCI Express 5、TBT 3)的接收機(jī)性能裕量。
M8040A BERT 具備真正的誤碼分析功能,能夠提供精確且可重復(fù)的測(cè)量結(jié)果,從而優(yōu)化您的器件的性能裕量。
目標(biāo)應(yīng)用
M8040A 以研發(fā)和測(cè)試工程師為設(shè)計(jì)對(duì)象,幫助他們表征芯片、器件、收發(fā)信機(jī)模塊和子組件、電路板以及系統(tǒng)。這些被測(cè)器件和系統(tǒng)主要在服務(wù)器、計(jì)算、數(shù)據(jù)中心和通信行業(yè)中使用,具有串行 I/O 端口,其符號(hào)率高達(dá) 32 GBaud 和 64 GBaud。
許多流行的互連標(biāo)準(zhǔn)使用了 PAM4 和 NRZ 數(shù)據(jù)格式。M8040A 可對(duì)這些標(biāo)準(zhǔn)進(jìn)行接收機(jī)(輸入)測(cè)試,如下所示:PCIe 5、TBT3、400 GbE、50/100/200 GbE、OIF CEI-56G 和 CEI-112G、64G/112G 光纖通道、Infiniband-HDR,以及芯片間、芯片與模塊、背板、中繼器和有源光纖電纜的專有接口。